engineerПостроение процессорной системы на базе ARM-процессора

Курс повышения квалификации объемом: 24 ак. часов

 

Паспорт курса

head calendar wallet contract

ФОРМА ОБУЧЕНИЯ
Очная/
дистанционная

НАЧАЛО ЗАНЯТИЙ
Очная форма:
по запросу

СТОИМОСТЬ ОБУЧЕНИЯ
Очная форма:
15 000 рублей/
8 500 рублей

ВЫДАВАЕМЫЙ ДОКУМЕНТ
Удостоверение о повышении квалификации.

perepelica_course Руководитель курса: Перепелица Филипп Александрович
Учебный корпус: Санкт-Петербург, ул. Гастелло 12, М. «Парк Победы».
Выпускающая кафедра: Международный образовательный научный центр Autodesk ИТМО 
Обучающая кафедра: Кафедра световодной фотоники 

Контакты: 
+7(812) 373-10-07, dpo@limtu.ru

 

Описание курса

АННОТАЦИЯ КУРСА

В курсе рассматривается инструмент QSYS, входящий в среду проектирования Quartus Prime, архитектура HPS, принципы построения дизайна на базе HPS и основы разработки программного обеспечения для HPS в программе ARM DS-5.

РЕЖИМ ЗАНЯТИЙ

  • Очное обучение проходит по расписанию 10.00 – 17.00,
    дистанционное обучение — по индивидуальному календарному плану.

МЕСТО ПРОВЕДЕНИЯ

  • Новоизмайловский пр., 34к3.

КАТЕГОРИЯ СЛУШАТЕЛЕЙ

  • Курс рассчитан на лиц с техническим высшим или незаконченным высшим образованием.

ТРЕБОВАНИЯ К НАЧАЛЬНЫМ ЗНАНИЯМ

  • Уверенный пользователь ПК.
    — знание основ цифровой схемотехники
    — знание тем курса «Основы проектирования на FPGA»
    — знание основ программирования на языке C/C++

 

ПРОГРАММА КУРСА
Инструмент QSYS (инструмент системной интеграции)
Демонстрируется инструмент QSYS, принципы построения QSYS-систем и методы интеграции их в дизайн.
Интерфейс AXI
Рассматриваются виды интерфейсов AXI и принципы построения системы на их основе.
Структура микропроцессорной архитектуры HPS
Подробно рассматривается структура процессора ARM Cortex A9 и архитектура HPS.
Конфигурация HPS-системы
Демонстрируется настройка HPS-системы и интеграция ее в дизайн.
Разработка программного обеспечения для HPS
Демонстрируется инструмент ARM DS-5. Рассматриваются методы написания программного обеспечения для HPS.
Процесс загрузки системы
Подробно рассматривается процесс загрузки системы, сборка U-boot и Preloader.
Управление данными между FPGA и HPS
Рассказывается о способах обмена данными между FPGA и HPS.
Отладка HPS
Показываются примеры отладки HPS, cross-triggering.

Преподаватели курса

ПРЕПОДАВАТЕЛИ КУРСА

don't photo

Дейнека Иван Геннадьевич

к.т.н. , нач. лаб. «Моделирования и Программирования»

don't photo

Шуклин Филипп Александрович

инженер кафедры световодной фотоники

don't photo

Никифоровский Данила Алексеевич

инженер кафедры световодной фотоники

don't photo

Смирнов Даниил Сергеевич

инженер кафедры световодной фотоники

Есть вопросы по обучению?

Мы ответим оперативно с 9.00 до 18.00 в будние дни